格式:pdf
大?。?span class="single-tag-height">620KB
頁數(shù): 4頁
本文提出了一種基于SOPC的LED網(wǎng)絡(luò)控制器的設(shè)計(jì)方法。采用FPGA+SRAM+PHY/MAC的結(jié)構(gòu),構(gòu)建了網(wǎng)絡(luò)控制器硬件平臺。采用軟硬件協(xié)調(diào)設(shè)計(jì)理念,通過添加NiosII自定義外設(shè)IP軟核、利用FPGA和外部SRAM構(gòu)建大容量FIFO以及優(yōu)化網(wǎng)卡驅(qū)動程序,實(shí)現(xiàn)TOE和RDMA功能,從而提高網(wǎng)絡(luò)控制器的帶寬、保證LED屏畫面流暢。系統(tǒng)測試表明,控制器性能穩(wěn)定,NiosII工作在50MHz時(shí),網(wǎng)絡(luò)控制器接收UDP數(shù)據(jù)的帶寬為60Mbps。
DDC控制器的網(wǎng)絡(luò)結(jié)構(gòu)知識來自于造價(jià)通云知平臺上百萬用戶的經(jīng)驗(yàn)與心得交流。 注冊登錄 造價(jià)通即可以了解到相關(guān)DDC控制器的網(wǎng)絡(luò)結(jié)構(gòu)最新的精華知識、熱門知識、相關(guān)問答、行業(yè)資訊及精品資料下載。同時(shí),造價(jià)通還為您提供材價(jià)查詢、測算、詢價(jià)、云造價(jià)等建設(shè)行業(yè)領(lǐng)域優(yōu)質(zhì)服務(wù)。手機(jī)版訪問:DDC控制器的網(wǎng)絡(luò)結(jié)構(gòu)