造價通
更新時間:2025.04.20
硬件開發(fā)的原理圖設(shè)計規(guī)范詳細說明

格式:pdf

大小:8KB

頁數(shù): 1頁

硬件開發(fā)的原理圖設(shè)計規(guī)范詳細說明 ? 一、原理圖網(wǎng)絡(luò)命名 ? ? ? 原理圖網(wǎng)絡(luò)命名時,字母必須為大寫字母,不可以使用字母 “O”;可以使 用下劃線和左斜線 “/”;禁止使用小寫字母、短橫線、 *等; ? ? ? 電源網(wǎng)絡(luò)命名建議: 10V 以上命名舉例, 12V、36V 等,數(shù)字在字母 V 前;10V 以下電源命名舉例, V33 或者 3V3、V18 或者 1V8、V09 或者 0V9;模擬電源命名舉例, V33_AVDD_FPGA 或者 3V3_AVDD_FPGA ;可 以增加后綴說明電源使用對象; ? ? ? 時鐘網(wǎng)絡(luò)命名規(guī)則:時鐘網(wǎng)絡(luò)命名以 CLK 開頭,后接頻率,可以增加使 用對象說明,舉例 CLK_50M_CPU; ? ? ? 總線網(wǎng)絡(luò)命名規(guī)則:總線類型開頭,后接使用對象或者總線方向,舉例 SGMII_CPU_PHY 、JTAG_TDI_CPU 、PCIE_CPU_FPGA、

硬件電路原理圖設(shè)計規(guī)范

格式:pdf

大小:32KB

頁數(shù): 3頁

硬件電路原理圖設(shè)計規(guī)范 1、 詳細理解設(shè)計需求,從需求中整理出電路功能模塊和性能指標(biāo)要求; 2、 根據(jù)功能和性能需求制定總體設(shè)計方案,對 CPU 進行選型, CPU 選型 有以下幾點要求: a) 性價比高; b) 容易開發(fā):體現(xiàn)在硬件調(diào)試工具種類多,參考設(shè)計多,軟件資源豐富, 成功案例多; c) 可擴展性好; 3、 針對已經(jīng)選定的 CPU 芯片,選擇一個與我們需求比較接近的成功參考 設(shè)計,一般 CPU 生產(chǎn)商或他們的合作方都會對每款 CPU 芯片做若干開發(fā)板進 行驗證,比如 440EP 就有 yosemite 開發(fā)板和 bamboo 開發(fā)板,我們參考得是 yosemite 開發(fā)板,廠家最后公開給用戶的參考設(shè)計圖雖說不是產(chǎn)品級的東西, 也應(yīng)該是經(jīng)過嚴格驗證的 ,否則也會影響到他們的芯片推廣應(yīng)用, 縱然參考設(shè)計 的外圍電路有可推敲的地方, CPU 本身的管腳連接使用方法也絕對是值得我們 信賴的

熱門知識

雙機通信原理圖設(shè)計

精華知識

雙機通信原理圖設(shè)計

最新知識

雙機通信原理圖設(shè)計
點擊加載更多>>

相關(guān)問答

雙機通信原理圖設(shè)計
點擊加載更多>>
專題概述
雙機通信原理圖設(shè)計相關(guān)專題

分類檢索: