格式:pdf
大?。?span class="single-tag-height">638KB
頁數(shù): 3頁
介紹了I2C總線的工作原理及數(shù)據(jù)傳輸格式,分析了本設計在傳統(tǒng)I2C總線控制器上的改進,由于加入了片內地址,更有利于實現(xiàn)系統(tǒng)集成,接著用自頂向下的設計方法首先給出了基于FPGA的片內多地址地址I2C總線控制器和從動器件總體架構,進行了Verilog語言的行為源描述,并給出了系統(tǒng)的仿真波形,仿真結果表明其能夠在快速模式下很好的工作,最后通過FPGA實現(xiàn)。