造價(jià)通
更新時(shí)間:2025.04.20
有源相控陣?yán)走_(dá)與無源功率比較

格式:pdf

大?。?span class="single-tag-height">111KB

頁數(shù): 7頁

óD?′ ?à ???óà×′ ?ó ??T?′ ?à ???óà×′ ?μ ?1|? ê±è ?? ! ??1aò? " ????μ ?×ó ??ê ??D???ù??? #$%%$&’ ( ?aòa) ì???óD?′?à???óà×′ ?oí?T?′?à???óà×′ ?μ??üá ?±è ??* ±è ??ê??ú àí ?μ??óá Dìì ???ú??·?é?1|? êì ??t?? ??DDμ?* ?ú?à???óà×′ ??μí 3μ?3?2?éè ???×????DD?aàà±è ??ê?±?òaμ?* ( 1??ü′ê) à×′?+ à???óà×′?+óD?′?à???óìì ?? , - . / 0 1 - 2 34056- 78 / 9. / / 7, 4665: / , ; < 6 47=; >95: / , ; < 6 ? @AB C CDEFGHI J "

雷達(dá)信標(biāo)源中頻處理模塊的設(shè)計(jì)與實(shí)現(xiàn)

格式:pdf

大?。?span class="single-tag-height">662KB

頁數(shù): 3頁

介紹了雷達(dá)信標(biāo)源的結(jié)構(gòu)組成及功能,提出了中頻信號(hào)處理模塊的總體設(shè)計(jì)方案,并對(duì)中頻信號(hào)處理部分的距離延時(shí)和多普勒移頻2個(gè)核心模塊進(jìn)行了FPGA的硬件設(shè)計(jì)和實(shí)現(xiàn)。時(shí)延模塊采用了QuartusⅡ軟件的原理圖法進(jìn)行設(shè)計(jì),移頻調(diào)制模塊基于DSP Builder工具平臺(tái)進(jìn)行設(shè)計(jì)。仿真測(cè)試結(jié)果表明,設(shè)計(jì)實(shí)現(xiàn)的中頻信號(hào)處理模塊方案原理正確,達(dá)到了設(shè)計(jì)的要求。

熱門知識(shí)

源達(dá)

精華知識(shí)

源達(dá)

最新知識(shí)

源達(dá)
點(diǎn)擊加載更多>>

相關(guān)問答

源達(dá)
點(diǎn)擊加載更多>>
專題概述
源達(dá)相關(guān)專題

分類檢索: