造價(jià)通
更新時(shí)間:2025.01.04
EDA:4-16譯碼器電路的設(shè)計(jì)

格式:pdf

大?。?span class="single-tag-height">358KB

頁(yè)數(shù): 3頁(yè)

1 院(系)名稱(chēng) 班 別 姓名 專(zhuān)業(yè)名稱(chēng) 學(xué)號(hào) 實(shí)驗(yàn)課程名稱(chēng) EDA 技術(shù)與應(yīng)用 實(shí)驗(yàn)項(xiàng)目名稱(chēng) 4-16譯碼器電路的設(shè)計(jì) 實(shí)驗(yàn)時(shí)間 實(shí)驗(yàn)地點(diǎn) 實(shí)驗(yàn)成績(jī) 指導(dǎo)老師簽名 【實(shí)驗(yàn)?zāi)康摹?1. 了解 QuartusII 中電路圖輸入和 VHDL 程序輸入方式。 2. 掌握基于 FPGA 的 4-16 譯碼器電路的設(shè)計(jì)方法。 【實(shí)驗(yàn)元器件和模塊】 元器件:按鍵、發(fā)光二極管 模塊: 4-16 譯碼器 decoder4_16 模塊 【實(shí)驗(yàn)步驟】 首先要建立設(shè)計(jì)項(xiàng)目,然后在 Quartus II 集成環(huán)境下,執(zhí)行“ File ”菜單的“ New”命令, 或者直接按主窗口上的“創(chuàng)建新的文本文件”按鈕,在彈出的新文件類(lèi)型選擇對(duì)話(huà)框中,選擇 “ VHDL File ”,進(jìn)入Quartus II 的 VHDL 文本編輯方式。 編輯源程序 decoder4_16.vhd 。 library ieee; use

十六進(jìn)制七段LED數(shù)碼管反譯碼邏輯電路

格式:pdf

大小:85KB

頁(yè)數(shù):

本章分別介紹了用EPROM中規(guī)模集成電路和AT89C2051單片機(jī)實(shí)現(xiàn)的二款新穎的十六進(jìn)制數(shù)七段LED數(shù)碼管反譯碼邏輯電路。

熱門(mén)知識(shí)

七段譯碼器

精華知識(shí)

七段譯碼器

最新知識(shí)

七段譯碼器
點(diǎn)擊加載更多>>

相關(guān)問(wèn)答

七段譯碼器
點(diǎn)擊加載更多>>
專(zhuān)題概述
七段譯碼器相關(guān)專(zhuān)題

分類(lèi)檢索: