造價通
更新時間:2024.12.28
一種32位雙核微處理器的設計與監(jiān)控

格式:pdf

大?。?span class="single-tag-height">296KB

頁數(shù):

論文實現(xiàn)了一個32位的雙核微處理器系統(tǒng),分別為ARM9實驗平臺上的32位"ARM CPU"和利用FPGA資源實現(xiàn)的32位"實驗CPU",并對該雙核系統(tǒng)的工作方式及體系結構進行了研究。通過"ARM CPU"對"實驗CPU"的工作情況進行監(jiān)控,利用串行接口發(fā)送的指令來完成單步運行、連續(xù)運行、停止、指令文件傳送、內(nèi)存修改等工作。研究結果顯示,由于該系統(tǒng)具有較快的時鐘,大約僅需要0.01秒即可完成一個指令周期,有較高的工作效率,可對外界引入的信號進行實時迅速的處理。

4位處理器的設計

格式:pdf

大小:5.2MB

頁數(shù): 29頁

4位處理器的設計

熱門知識

雙核處理器和四核處理器的區(qū)別

精華知識

雙核處理器和四核處理器的區(qū)別

最新知識

雙核處理器和四核處理器的區(qū)別
點擊加載更多>>

相關問答

雙核處理器和四核處理器的區(qū)別
點擊加載更多>>
專題概述
雙核處理器和四核處理器的區(qū)別相關專題

分類檢索: